AS4C32M16D2C-25BCN

Alliance Memory
913-S4C32M16D2C25BCN
AS4C32M16D2C-25BCN

Fabricante:

Descripción:
DRAM DDR2, 512Mb, 32M x 16, 1.8V, 84-ball BGA, 400 MHz, Commercial Temp - Tray

Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 198

Existencias:
198 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
6 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$4.52 $4.52
$4.18 $41.80
$4.05 $101.25
$3.96 $198.00
$3.86 $386.00
$3.74 $781.66
$3.65 $1,525.70
$3.62 $3,782.90
$3.45 $8,652.60

Atributo del producto Valor de atributo Seleccionar atributo
Alliance Memory
Categoría de producto: DRAM
RoHS:  
SDRAM - DDR2
512 Mbit
16 bit
400 MHz
FBGA-84
32 M x 16
400 ps
1.7 V
1.9 V
0 C
+ 85 C
Tray
Marca: Alliance Memory
Sensibles a la humedad: Yes
Estilo de montaje: SMD/SMT
Tipo de producto: DRAM
Cantidad de empaque de fábrica: 209
Subcategoría: Memory & Data Storage
Corriente de suministro - Máx.: 75 mA
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CAHTS:
8542320020
USHTS:
8542320032
MXHTS:
8542320299
ECCN:
EAR99

AS4C SDRAM

Alliance Memory AS4C SDRAM is high-speed CMOS synchronous DRAM containing 64Mbits, 128Mbits, or 256Mbits. They are internally configured as 4 banks of 1M, 2M, or 4M word x 16 DRAM with a synchronous interface (all signals are registered on the positive edge of the clock signal, CLK). Read and write accesses to the SDRAM are burst oriented, accesses start at a selected location and continue for a programmed number of locations in a programmed sequence. Accesses begin with the registration of a BankActivate command, which is then followed by a Read or Write command.