LMX1205RHAT

Texas Instruments
595-LMX1205RHAT
LMX1205RHAT

Fabricante:

Descripción:
Circuitos de sincronización en fase (PLL) Low-noise high-freq uency buffer/multipl

Ciclo de vida:
Nuevo producto:
Lo nuevo de este fabricante.
Modelo ECAD:
Descargue Library Loader gratis para convertir este archivo para su herramienta ECAD. Conozca más sobre el modelo ECAD.

En existencias: 144

Existencias:
144 Se puede enviar inmediatamente
Plazo de entrega de fábrica:
18 Semanas Tiempo estimado de producción de fábrica para cantidades superiores a las que se muestran.
Mínimo: 1   Múltiples: 1
Precio unitario:
$-.--
Precio ext.:
$-.--
Est. Tarifa:

Precio (USD)

Cantidad Precio unitario
Precio ext.
$292.00 $292.00
$250.96 $2,509.60
$240.72 $6,018.00
Envase tipo carrete completo (pedir en múltiplos de 250)
$224.01 $56,002.50

Atributo del producto Valor de atributo Seleccionar atributo
Texas Instruments
Categoría de producto: Circuitos de sincronización en fase (PLL)
RoHS:  
12.8 GHz
300 MHz
300 MHz to 12.8 GHz
2.6 V
2.4 V
Si
- 40 C
+ 85 C
SMD/SMT
VQFN-40
Reel
Cut Tape
Marca: Texas Instruments
Kit de desarrollo: LMX1205EVM
Nivel de entrada: CMOS
Sensibles a la humedad: Yes
Corriente de suministro operativa: 1.13 A
Voltaje de alimentación operativo: 2.5 V
Tipo de producto: PLLs - Phase Locked Loops
Serie: LMX1205
Cantidad de empaque de fábrica: 250
Subcategoría: Wireless & RF Integrated Circuits
Productos encontrados:
Para mostrar productos similares, seleccione al menos una casilla de verificación
Seleccione al menos una de las casillas de verificación anteriores para mostrar productos similares en esta categoría.
Atributos seleccionados: 0

Esta funcionalidad requiere que JavaScript esté habilitado.

CNHTS:
8542399000
USHTS:
8542390090
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
EAR99

LMX1205 JESD Buffer/Multiplier/Divider

Texas Instruments LMX1205 JESD Buffer/Multiplier/Divider has a high-frequency capability, extremely low jitter, and programmable clock input and output delay. These features make this device a great approach to clock high precision, high-frequency data converters without degradation of signal-to-noise ratio. Each of the four high-frequency clock outputs and additional LOGICLK outputs with a larger divider range is paired with a SYSREF output clock signal. The SYSREF signal for JESD204B/C interfaces can either be passed or internally generated as input and re-clocked to the device clocks. The noiseless delay adjustment at the input path of the high-frequency clock input and individual clock output paths ensures low-skew clocks in a multi-channel system. For the data converter clocking application, having the jitter of the clock less than the aperture jitter of the data converter is essential. In applications where more than four data converters need to be clocked, various cascading architectures can be developed using multiple devices to distribute all the SYSREF signals and high-frequency clocks required. The Texas Instruments LMX1205 is an exemplary choice for clocking data converters when combined with an ultra-low noise reference clock source, especially when sampling above 3GHz.